接地开关
接地开关
产品价格:¥0(人民币)
  • 规格:接地开关
  • 发货地:厦门
  • 品牌:
  • 最小起订量:1PCS
  • 免费会员
    会员级别:试用会员
    认证类型:未认证
    企业证件:未通过
    认证信息:未认证

    商铺名称:厦门日华机电成套有限公司

    联系人:林远珠(小姐)

    联系手机:

    固定电话:

    企业邮箱:mtr@xmrihua.com

    联系地址:厦门市火炬高新技术开发区新丰2路8号日华大厦三楼

    邮编:361006

    联系我时,请说是在焊材网上看到的,谢谢!

    商品详情
      接地开关上拉电阻阻值的选择原则包含:  1、从节俭功耗及芯片的灌电流能力斟酌应当足够大;接地开关电阻大,电流小。  2、从确保足够的驱动电流斟酌应当足够小;电阻小,电流大。  3、接地开关对高速电路,过大的上拉电阻可能边沿变平缓。综合斟酌  以上三点,通常在1k到10k之间选取。接地开关对下拉电阻也有类似事理   对上拉电阻和下拉电阻的选择应连系开关管特性和下级电路的输入特性进行设定,主要需要斟酌以下几个因素:  1.接地开关驱动能力与功耗的平衡。以上拉电阻为例,一般地说,上拉电阻越小,驱动能力越强,但功耗越大,设计是应注意两者之间的平衡。  2. 下级接地开关电路的驱动需求。同样以上拉电阻为例,当输出高电平时,开关管断开,上拉电阻应适被选择以能够向下级电路提供足够的电流。  3. 凹凸电平的设定。分歧电路的凹凸电平的门槛电平会有分歧,接地开关电阻应适当设定以确保能输出正确的电平。以上拉电阻为例,当输出低电平时,开关管导通,上拉电阻和开关管导通电阻分压值应确保在零电平门槛之下。  4. 频率特性。以上拉电阻为例,上拉电阻和开关管漏源级之间的电容和下级电路之间的输入电容会形成RC延迟,电阻越大,延迟越大。接地开关上拉电阻的设定应斟酌电路在这方面的需求。  下拉电阻的设定的原则和上拉电阻是一样的。  OC门输出高电平时是一个高阻态,其上拉电流要由上拉电阻来提供,设输入端每端口不大于100uA,设输出口驱动电流约500uA,尺度工作电压是5V,输入口的凹凸电平门限为0.8V(低于此值为低电平);2V(高电平门限值)。  选上拉电阻时:  500uA x 8.4K= 4.2即选大于8.4K时输出端能下拉至0.8V以下,此为最小阻值,再小就拉不下来了。如果接地开关输出口驱动电流较大,则阻值可减小,包管下拉时能低于0.8V即可。  当输出高电平时,疏忽管子的漏电流,两输入口需200uA  200uA x15K=3V即上拉电阻压降为3V,输出口可达到2V,此阻值为最大阻值,再大就拉不到2V了。选10K可用。COMS门的可参考74HC系列  设计时管子的漏电流不成疏忽,IO口实际电流在分歧电平下也是分歧的,上述仅仅是原理,一句话概括为:输出高电平时要喂饱后面的输入口,输出低电平不要把输出口喂撑了(否则多余的电流喂给了级联的输入口,高于低电平门限值就不靠得住了)                                        在数字电路中不消的输入脚都要接固定电平,通过1k电阻接高电平或接地。   1. 电阻作用:   l 接地开关接电组就是为了避免输入端悬空   l 削弱外部电流对芯片发生的干扰   l 呵护cmos内的呵护二极管,一般电流不大于10mA   l 上拉和下拉、限流   l 1. 改变电平的电位,经常使用在TTL-CMOS匹配   2. 在引脚悬空时有确定的状态   3.增加高电平输出时的驱动能力。   4、为OC门提供电流   l 那要看输出口驱动的是什么器件,如果该器件需要高电压的话,而输出口的输出电压又不敷,就需要加上拉电阻。   l 如果有上拉电阻那它的端口在默认值为高电平你要控制它必须用低电平才能控制如三态门电路三极管的集电极,或二极接地开关管正极去控制把上拉电阻的电流拉下来成为低电平。反之,   l 尤其用在接口电路中,为了取得确定的电平,一般采取这种体例,以包管正确的电路状态,以免发生意外,好比,在电机控制中,逆变桥上下桥臂不克不及直通,如果它们都用同一个单片机来驱动,必须设置初始状态.避免直通!   2、定义:   l 上拉就是将不确定的信号通过一个电阻嵌位在高电平!电阻同时起限流作用!下拉同理!   l 上拉是对器件注入电流,下拉是输出电流   l 弱强只是上拉电阻的阻值分歧,没有什么严格区分   l 对非集电极(或漏极)开路输出型电路(如普通门电路)提升电流和电压的能力是有限的,上拉电阻的功能主要是为集电极开路输出型电路输出电流通道。   3、为什么接地开关要使用拉电阻:   l 一般作单键触发使用时,如果IC自己没有内接电阻,为了使单键维持在不被触发的状态或是触发后回到原状态,必须在IC外部另接一电阻。   l 数字电路有三种状态:高电平、低电平、和高阻状态,有些应用场合不希望呈现高阻状态,可以通过上拉电阻或下拉电阻的体例使处于稳定状态,具体视设计要求而定!   l 一般说的是I/O端口,有的可以设置,有的不成以设置,有的是内置,有的是需要外接,I/O端口的输出类似与一个三极管的C,当C接通过一个电阻和电源连接在一起的时候,该电阻成为上C拉电阻,也就是说,如果该端口正常时为高电平,C通过一个电阻和地连接在一起的时候,接地开关该电阻称为下拉电阻,使该端口平时为低电平,作用吗:   好比:当一个接有上拉电阻的端口设为输如状态时,他的常态就为高电平,用于检测低电平的输入。   l 上拉电阻是用来解决总线驱动能力不足时提供电流的。一般说法是拉电流,下拉电阻是用来吸收电流的,也就是你同学说的灌电流   电阻在选用时,选用颠末计较后与尺度值最相近的一个!   P0为什么要上拉电阻原因有:   1. P0口片内无上拉电阻   2. P0为I/O口工作状态时,上方FET被关断,从而输出脚浮空,因此P0用于输出线时为开漏输出。   3. 由于片内无上拉电阻,上方FET又被关断,P0输出1时无法拉升端口电平。   P0是双向口,其它P1,P2,P3是准双向口。   不错准双向口是因为在读外部数据时要先“准备”一下,为什么要准备一下呢?   单片机在读准双向口的端口时,接地开关现应给端口锁存器赋1,目的是使FET关断,不至于因片内FET导通使端口钳制在低电平。   上下拉一般选10k!   芯片的上拉/下拉电阻的作用   最常见的用途是,假定有一个三态的门带下一级门.如果直接把三态的输出接在下一级的输入上,当三态的门为高阻态时,下一级的输入就如同漂空一样.可能引起逻辑的毛病,对MOS电路也许是有破坏性的.所以用电阻将下一级的输入拉高或拉低,既不影响逻辑又保正输入不会漂空.   改变电平的电位,经常使用在TTL-CMOS匹配; 在引脚悬空时有确定的状态; 为OC门的输出提供电流; 作为端接电阻; 接地开关在试验板上等于多了一个测试点,特别对板上表贴芯片多的更好,免得割线; 嵌位;   上、下拉电阻的作用良多,好比抬高信号峰峰值,增强信号传输能力, 避免信号远距离传输时的线上反射,调度信号电平级别等等!当然还有其他的作用了具体的应用体例要看在什么场合,什么目的,至于参数更不克不及一概而定,要看电路其他参数而定,好比通经常使用在输入脚上的上拉电阻如果是为了抬高峰峰值,就要参考该引脚的内阻来定电阻值的!另外,没有说输入加下拉,输出加上拉的,有时候没了某个目的也可能同时既有上拉又有下拉电阻的!   加接地电阻--下拉   加接电源电阻--上拉   对漏极开路或集电极开路输出的器件需要接地开关加上拉电阻才可能工作。另外,普通的口,加上拉电阻可以提高抗干扰能力,可是会增加负载。   电源:+5V   普通的直立LED,   共八个,负极分袂接到一个大片子的管脚上,   用多大的上拉电阻适合? 谢谢指教!   一般LED的电流有几个mA就够了,最大不跨越20mA,依照这个你就应该可以算出上拉电阻值来了。   保献起见,仍是让他拉吧,(5-0.7)/10mA=400ohm,差不多吧,不安心就用2k的   奇怪,新出了管压0.7V的LED了吗?据我所知好象该是1.5V左右。我看几百欧到1K都没太大问题,一般的片子不会衰到10mA都抗不住吧?   上拉电阻的作用:6N137的的输出三极管C极,如果没有上拉电阻,则该引脚上的电平不会发生随B极电平的凹凸转变。原因是它没有接到任何电源上。如果接上了上拉电阻,则B极电平为高时,C极对地导通(相当于开关接通),C极的电压就变低;如B极电压为低,则C极对地关断,C极的电压就升到高电平。为就是上面说的“将通断转换成凹凸电平”。你说的51与此图有一定的分歧,参照着去理解吧。另外,一般地,C极低电平时器件从外部吸入电流的能力和高电平时向外部灌出电流的能力是纷歧样的。器件输出端常有Isink和Isource两个参数,且前者往往大于后者。   下拉电阻接地开关的作用:所见不多,常见的是接到一个器件的输入端,多作为抗干扰使用。这是由于一般的IC的输入端悬空时易受干扰或器件扫描时有间隙泄漏电压而影响电路的性能。后者,我们在某批设备中曾碰到过。   上拉电阻接地开关的阻值主要是要顾及端口的低电平吸入电流的能力。例如在5V电压接地开关下,加1K上拉电阻,将会给端口低电平状态增加5mA的吸入电流。在端口能承受的条件下,上拉电阻小一点为好。提高负载能力、提高直流工作电平无信号是给电路提供确定的电平。
    在线询盘/留言
  • 0571-87774297